

## 第三讲 加法器设计

- ◆定点加法器设计
  - > 进位链结构
  - ▶串行进位
  - > 并行进位
- ◆浮点加法器设计
  - > 规格化浮点数运算的基本原理
  - > 浮点加法器设计实现



## 3.1 定点加法器设计

- 算术逻辑部件的核心单元是加法器。加法器是影响算术逻辑部件整体性能的关键部分。
- 定点多位加法器是指能够实现多位二进制数相加运算的电路。





## 3.1 定点加法器设计

◆一位半加器 ---不考虑低位进位的一位加法器



◆一位全加器:---考虑低位进位的一位加法器





按形成进位的方式可以将多位加法器分为两类:

## ▶ 串行进位加法器 申行进位方式具络多个分加器的进行

串行进位方式是将多个全加器的进位输出依次级联。

#### > 并行进位加法器

并行进位加法器设有专门的并行进位产生逻辑,运算速度较快。





#### 串行进位加法器

- ▶每步操作只实现一位求和。
- ➤ 采用一位加法器设计n位全加器,则需将n位二进制求和运算分解为n步操作实现,每位的进位作为下一步求和操作的进位输入。
- > 串行加法器所用元件很少,但速度太慢。





#### 并行进位加法器

- ➤ 使用n个全加器一步实现n位相加,即n位数据同时求和。
- ▶ 计算机的运算器基本上都采用并行加法器,所用 全加器的个数与操作位数相同。
- 并行加法器的运算速度不仅与全加器的速度有关, 更取决于进位传递的速度。





- ▶ 从本质上来讲,进位的产生是从低位开始,逐级向高位传递的。
- ➤ 假定Cin为低位进位信号,则本位(第i位)产生的进位信号Cout为:

$$C_{out} = A_i B_i + C_{in} (A_i \oplus B_i) \cup$$

$$C_{out} = A_i B_i + C_{in} (\overline{A}_i \oplus \overline{B}_i) \cup A_i$$

$$C_{out} = A_i B_i + C_{in} (A_i + B_i)$$





- ➤ Cout=G<sub>i</sub>+P<sub>i</sub>C<sub>in</sub>是构成各种进位链结构的基本逻辑式。
- ➤ G<sub>i</sub>=A<sub>i</sub>B<sub>i</sub>称为第i位的进位产生函数,或称为本位进位或绝对进位。
- ➢ 若本位的两输入量均为1,必产生进位。这是不受进位传递影响的分量。





- ➤ Pi称为进位传递函数,而PiCin则称为传送进位或条件进位。
- ➤ Pi的逻辑含义是: 若本位的两个输入至少一个为1时,则当低位有进位传来时,本位将产生进位。





- ▶ 串行进位方式是指:逐级地形成各位进位,每一级进位直接依赖于上一级进位。
- ➤ 设n位并行进位加法器的序号是第一位为最低位, 第n位为最高位,则各进位信号的逻辑式如下:

•

•

•

Cn=Gn+PnCn=AnBn+(AnBn)Cn-1





- 两个多位数相加时,只要将低位全加器的进位输出端接到高位全加器的进位输入端,就可以构成串行进位加法器。
- ▶ 任一位的加法运算必须在低一位的加法运算完成 之后才能进行。
- ▶ 在各级全加器之间,进位信号采用串联结构,所用元件最少,逻辑电路比较简单,但运算时间比较长。







#### 串行进位加法器





- ▶可以通过使用1位全加器的串联行成多位串行进位加法器。
- ▶ 要实现8位串行进位加法器,只需要首先1位全加器模块,然后在顶层模块中对该1位全加器实例化,通过串联的方式产生8位全加器的各位输出。





• 首先实现一个加法器模块





#### 实现8位全加器时,只要在顶层模块进行相应 位的映射即可实现。

```
u0:FAdder1 port map(a(0),b(0),cin,sum(0),c(1));
u1:FAdder1 port map(a(1),b(1),c(1),sum(1),c(2));
u2:FAdder1 port map(a(2),b(2),c(2),sum(2),c(3));
u3:FAdder1 port map(a(3),b(3),c(3),sum(3),c(4));
u4:FAdder1 port map(a(4),b(4),c(4),sum(4),c(5));
u5:FAdder1 port map(a(5),b(5),c(5),sum(5),c(6));
u6:FAdder1 port map(a(6),b(6),c(6),sum(6),c(7));
u7:FAdder1 port map(a(7),b(7),c(7),sum(7),cout);
```



并行加法器又称为超前进位加法器。每位的进位只有加数和被加数决定,而与低位的进位无关,即在加法运算过程中各级进位信号同时送到各个全加器的进位输入端。





➤ 根据进位产生函数Gi=AiBi及进位传递函数,可得 到如下逻辑式:

•

•

•

Cn=Gn+PnGn-1+...+(Pn...P1) C0





• 在并行进位结构中,各进位结构是独自形成的,并不直接依赖于前级。当加法器运算的有关输入 (AiBiCO)稳定后,各级同时产生自己的Gi和Pi, 也同时形成自己的进位信号Ci。





- ▶4位并行进位加法器的设计采用数据流方式进行描述。其中,P表示进位传递信号,如果P为0,就否决前一级的进位输入,G表示绝对进位信号,如果g为1,表示一定会向后一级产生进位输出。
- ➤ pp信号和gg信号用于多个超前进位模块之间的连接,例如利用4个4位超前进位加法器模块构成16位超前进位加法器。





```
library IEEE;
  use IEEE.STD LOGIC 1164.ALL;
  entity ParAdder is
            Port ( a : in STD LOGIC VECTOR (3 DOWNTO 0);
                             b : in STD LOGIC VECTOR (3 DOWNTO 0);
                             cin : in STD LOGIC;
                             s : out STD LOGIC VECTOR (3 DOWNTO 0);
                             cout : out STD LOGIC;
                            pp : out STD LOGIC;
                             gg : out STD LOGIC);
  end ParAdder;
  architecture Behavioral of ParAdder is
  signal c: std logic vector(3 downto 1);
  signal p,g:std logic vector(3 downto 0);
  begin
   --绝对进位
         g(0) \le a(0) and b(0);
         g(1) \le a(1) and b(1);
        g(2) \le a(2) and b(2);
         g(3) \le a(3) and b(3);
    -进位传递条件
         p(0) \le a(0) \times b(0);
        p(1) \le a(1) \times b(1);
         p(2) \le a(2) \times or b(2);
       p(3) \le a(3) \times or b(3);
       c(1) \leq g(0) or (p(0) and cin);
       c(2) \le g(1) or (p(1)) and g(0) or (p(1)) and p(0) and cin);
       c(3) \le g(2) or (p(2)) and g(1) or (p(2)) and g(1) and g(0) or (p(2)) and g(1) and g(0) and g(1) and 
       cout \le g(3) \circ r(p(3)) and g(2) ) or(p(3)) and g(2) and g(2) or g(3) and g(2)
                      and p(1) and q(0)) or (p(3) and p(2) and p(1) and p(0) and cin);
 --本组进位传递条件
       pp \le p(0) and p(1) and p(2) and p(3);
       qq \le q(3) or (p(3)) and q(2) or (p(3)) and q(2) and q(3) or (p(3)) and q(3) and q(3);
--和输出
       s(0) \le p(0) xor cin;
       s(1) \le p(1) \times or c(1);
       s(2) \le p(2) \times or c(2);
       s(3) \le p(3) \times or c(3);
end Behavioral:
```



## 3.2 浮点加法器

- 浮点数比定点数的表示范围宽,有效精度高,更适合于科学与工程计算的需要。
- 浮点数由阶码E和尾数M组成, 其数值为:

$$(-1)$$
 Ms $\times$ M $\times$ BE





# 3.2.1 规格化浮点数加减运算基本原理

- ●浮点数X=Mx-2<sup>Ex</sup> ± Y=My-2<sup>Ey</sup>
  - (1) 对阶
  - (2) 尾数进行加(减)运算
  - (3) 规格化
  - (4) 舍入处理





## 3.2.1 规格化浮点数加减运算基本原理

- 对阶的原则: 小阶对大阶。
- 当调整阶码时,尾数应同步地移位,以保证浮点数的值不变。如果阶码以2为低,则每当阶码增1时,尾数应右移一位。





## 3.2.1 规格化浮点数加减运算基本原理

- 规格化
- 1) 左规
- 运算结果为11.1XXX或00.0XXX, 尾数左移1位, 阶码减1。
- 2)右规
- 运算结果为10.XXX或01.XXX,尾数右移1位,阶码加1。最多右移1次。





• 数据格式

S (1 b) Exponent(8 b) Mantissa (23b)

- 数据共32位,S(1b)为符号位,表示浮点数的正负, Exponent(8b)为阶码,Mantissa(23b)为尾数。
- ➤ 阶码采用移码表示 [E]阶=E+128
- ▶ 尾数采用2的补码表示形式 [M]补=2+M,





符号位在最前面(S),最后的23位均为数值部分。 本节设计的浮点加法器尾数采用补码表示,可以简 化设计,而不必判断两数的绝对值大小关系。





• 输入输出端口定义





• 浮点加法器的工作流程



西安电子科技大学



浮点加法器的工作流程可以用状态描述。设计7个 状态(读者也可自行根据流程图定义状态机,状态 数可以多余或少于7个),分别表示运算过程的各个 步骤,各状态的含义如表所示。





状态编码 执行的操作

SO: 4'0000 初始化

S1: 4'0001 检测操作数是否是零

S2: 4'0010 比较阶码并计算阶码的差值

S3: 4'0011 阶码小的尾数右移并修改阶码

S4: 4'0100 尾数求和

S5: 4'0101 判断结果是否溢出以及是否需要

规格化

**S6:** 4'0110 对结果进行规格化





#### 浮点加法器的状态转换图



